155ТМ7

Материал из pulsar-cad-ru
Перейти к: навигация, поиск

Микросхема ТМ7 содержит четыре D-триггера, входы синхронизации которых попарно соединены и обозначены как входы разрешения загрузки EI.

Если на такой вход разрешения EI подается напряжение высокого уровня, то информация, поступающая на входы D, попадает в триггеры и передаётся на их выходы.

При напряжении низкого уровня на входе разрешения EI в триггерах хранится то состояние, которое было на входах D на момент перехода сигнала на входе EI из высокого уровня в низкое (защёлкивание).

Такие триггеры используются в качестве четырехразрядного регистра хранения информации с непарным тактированием разрядов, а также в качестве буферной памяти и элемента задержки. Каждый триггер микросхемы Каждый триггер микросхемы имеет прямые Q и инверсные Q выходы.

Функциональная схема:

Tm7.png

Временные диаграммы:

Tm7 timings.png

Состояния триггеров ТМ7
Режим работы Входы Выходы
EI D Qn+1 Qn+1
Разрешение передачи данных на выход 1 0 0 1
1 1 1 0
Защёлкивание данных 0 * Qn = 1 Qn = 0